Tehničko veleučilište u Zagrebu · Zagreb

Komunikacijska sučelja višeprocesorskih sustava na čipu

završni rad (sveučilišni)

završni rad (sveučilišni)

Komunikacijska sučelja višeprocesorskih sustava na čipu

Vrsta ocjenski radovi
Tip završni rad (sveučilišni)
Godina 2009
Status obranjeno

Sažetak

U razvoju ugrađenih sustava prisutan je trend porasta uporabe heterogenih procesora povezanih različitim komunikacijskim sučeljima. Prednosti uporabe takvih arhitektura očituju se olakšanoj paralelizaciji programa, prilagodljivosti specifičnim zahtjevima aplikacije i mogućnostima optimizacije. Proučavanje i opis svojstva komunikacijskih sučelja procesora u višeprocesorskim sustavima na čipu. Razmatranje sklopovskih i programskih aspekata implementacije komunikacijskog sučelja No-Instruction-Set Computer (NISC) procesora. Konfiguracija višeprocesorskog sustava pogodnog za programsku paralelnu implementaciju algoritma diskretne kosinusne transformacije u NISC razvojnoj okolini. Optimizacija programskog rješenja i arhitekture NISC procesora.

Ključne riječi

višeprocesorski sustav na čipu; komunikacijsko sučelje; NISC; DCT